显示驱动芯片的设计做好验证工作
更新日期:2021-12-16     浏览次数:170
核心提示:3.2存储模块本系统所用LCoS芯片由于其高分辨率特性,接口为传统并行方式,虽然已经采用时分复用的方式对输入管脚进行压缩,但是在实际工程中发现,FPG

3.2 存储模块

本系统所用LCoS芯片由于其高分辨率特性,接口为传统并行方式,虽然已经采用时分复用的方式对输入管脚进行压缩,但是在实际工程中发现,FPGA芯片管脚依然比较紧张,所以在设计中,选用了FPGA+ARM组合的ZYNQ开发板,将DDR3存储芯片MT41K256M16TW-107挂载到ARM端来实现整个驱动系统的缓存工作。在ZYNQ开发过程中,少不了FPGA(以下简称PL端)与ARM(以下简称PS端)之间的交互,所以XILINX 开发了一款IP核称为DMA(Direct Memory Access,直接存储器访问)。DMA用来提供在外设和存储器之间或者存储器和存储器之间的高速数据传输。无须CPU的干预,通过DMA数据可以快速地移动。节省了CPU的资源来做其他操作[6]。而本系统选择DMA来进行数据交互也是因为想要尽可能的弱化PS端CPU的作用,用FPGA来作为控制主导。主要的工程意义是为显示驱动芯片的设计做好验证工作。